UltraSoC宣布为其嵌入式分析架构新增高速通信功
作者:数字通信世界 添加时间:2019-11-27
UltraSoC高速通信选配件可为数据中心、高性能计算(HPC)和存储客户提供全生命周期调试和性能优化。
UltraSoC今日宣布:为其嵌入式分析架构新增高速通信功能,它可支持在数据中心、高性能计算、人工智能(AI)和存储应用中进行调试和性能优化。新增的PCIe和千兆以太网连接可使开发人员和用户能够去获得有关此类产品实际行为的详细信息,并可以用于实验室中正在开发的产品,以及被部署到实际应用中的产品。
以太网和PCIe是当今计算密集型和性能关键型系统中最常用的标准通信格式。因此,在归集分析和优化此类系统的性能时,它们成为了工程师用来传输需要捕获和分析的大量数据的自然选择。
UltraSoC的片上监测和分析基础构件可提供对系统级芯片(SoC)及其周围系统的内部操作进行深入的、逐个周期观察的性能;因此,它提供了对系统行为无可比拟的洞察力,但是这会生成大量的数据。增加对快速接口的支持有助于在两个各自不同的应用场景中处理这些大数据问题。首先,作为新SoC设计开发和调试过程的一部分,工程师需要捕获、记录和分析其芯片的内部行为,而这些芯片通常包含多个异构处理器内核。
其次,系统设计人员和诸如存储和HPC平台等高性能系统的用户需要在实验室和应用现场中,对实际应用情况下的系统进行整体性能的优化。为了实现这一目标,他们需要了解整个系统中多个芯片以及在这些芯片上运行的软件的真实行为及它们之间的交互。
这两个应用场景都会生成庞大的数据集,而它们需要被快速而有效地传输。
UltraSoC的首席技术官Gajinder Panesar表示:“我们在HPC、存储和人工智能(AI)领域里的客户正在寻找有关其芯片和所用产品行为的详细、详尽信息。随着我们的客户和合作伙伴去开发和部署处理器密集型及计算密集型应用,特别是在人工智能或机器学习(ML)领域中,我们必须使这些应用能够快速、高效地访问芯片上生成的信息,这是至关重要的。”
高速连接增强了UltraSoC架构中现有的嵌入式智能和数据压缩功能,其中包括硬件级滤波器和计数器,使工程师可以有效地把控系统行为中真正重要的那些部分。尽管芯片本身的智能化水平很高,但基于硬件的行为监测所产生的大量数据还是需要在片内和片外进行传输。UltraSoC正在使用PCIe(每通道2 Gbps)和千兆以太网(1 Gbps),来使得开发人员和终端用户可以在实验室阶段和实际应用场景中,实现整个复杂的多核、超大规模应用的数据获取和分析。
UltraSoC的PCIe和千兆以太网解决方案包括了半导体知识产权(IP)模块和参考软件,将于2019年第四季度开始向先期客户供货。